Различия между версиями 10 и 11
Версия 10 от 2015-12-14 10:28:24
Размер: 4462
Редактор: FrBrGeorge
Комментарий:
Версия 11 от 2015-12-14 10:29:25
Размер: 4462
Редактор: FrBrGeorge
Комментарий:
Удаления помечены так. Добавления помечены так.
Строка 32: Строка 32:
 1. [[/18_ExceptionsSyscalls|Исключения и системные вызовы]]  1. [[/16_ExceptionsSyscalls|Исключения и системные вызовы]]
Строка 34: Строка 34:
 1. [[/19_DeviceIO|Внешние устройства и ввод/вывод]]  1. [[/17_DeviceIO|Внешние устройства и ввод/вывод]]
Строка 36: Строка 36:
 1. [[/20_InterruptsDMA|Прерывания и DMA]]
 1. [[/21_Cache|Кеш]]
 1. [[/22_Pipeline|Конвейер]]
 1. [[/23_Multitasking|Многозадачность]]
 1. [[/24_Multicore|Многопроцессорные системы]]
 1. [[/25_Virtualization|Виртуализация]]
 1. [[/18_InterruptsDMA|Прерывания и DMA]]
 1. [[/19_Cache|Кеш]]
 1. [[/20_Pipeline|Конвейер]]
 1. [[/21_Multitasking|Многозадачность]]
 1. [[/22_Multicore|Многопроцессорные системы]]
 1. [[/23_Virtualization|Виртуализация]]

Архитектура ЭВМ и язык ассемблера

проект курса второго семестра

Концепция: это курс про архитектуру ЭВМ, ассемблер нужен только тогда, когда он иллюстрирует особенности архитектуры в частности и низкоуровнего программирования вообще.

Практика: первые несколько занятий проходят на базе эмуляторов учебных машин, остальные — на базе эмулятора MIPS (скорее всего, MARS, но возможно и SPIM).

План лекций

Примерная разбивка по два часа. Возможно, некоторые темы толстоваты, тогда они занимают четыре

  1. Представление об архитектуре ЭВМ

  2. Хранение данных и команд в памяти; ММ3

  3. ММ3 условия и циклы

  4. ММ2, ММ1, рассказ о ММ0

  5. ММР (с модификацией адреса и переменным размером команды)

  6. Ассемблер и язык ассемблера

  7. Эмулятор MIPS, базовые сведения об архитектуре и работе; простейшая программа

  8. MIPS — архитектура и система команд

    • (схема), цикл работы процессора (понятие о микрокомандах), базовые сведения о системе команд и работе программы
  9. Адресация

    • индексация, SPIM: работа с байтами. Секции .text и .data
  10. Взаимодействие процессор-память

    • Шина. Взаимодействие процессор-память; RAM, ROM, Reg; Гарвард/Принстон; 100 циклов для одного обращения к памяти
  11. Конвенции, псевдоинструкции и макросы

    • Структура памяти, псевдоинструкции, макросы, понятие о конвенциях (именование и использование регистров).
  12. Стек и подпрограммы

    • Стек (+.stack). Подпрограммы и связанные с ними конвенции
  13. Фреймы, локальные переменные, рекурсия

    • Фреймы, локальные переменные, рекурсия, ещё конвенции
  14. Взаимодействие с ОС

  15. Понятие о сопроцессорах. FPU

  16. Исключения и системные вызовы

    • Исключения (FPU, арифм., переполнения) syscall. Обработчики исключений. Проблема исключения посреди инструкции. Роль ОС в обработке.
  17. Внешние устройства и ввод/вывод

    • I/O: порты, MMIO, SPIM: виды внешних устройств
  18. Прерывания и DMA

  19. Кеш

  20. Конвейер

  21. Многозадачность

  22. Многопроцессорные системы

  23. Виртуализация

Ещё не вошло из того, что нужно рассказать и можно (?) показать на SPIM:

  • Супервизор,
  • Виртуальная память,
  • Конвейер,
  • Кеш,

Из того, что показать нельзя (?)

  • SMP
  • Суперскалярность
  • ???

ArchitectureAssembler (последним исправлял пользователь FrBrGeorge 2015-12-29 11:37:54)